Dr. Arturo Díaz Pérez

     
Arturo Díaz-Pérez.
Investigador CINVESTAV 3-A
Departamento de Computación
CINVESTAV-IPN
Av. IPN No. 2508 Col. San Pedro Zacatenco
Mexico, D.F. 07360. MEXICO
Nivel en el Sistema Nacional de Investigadores: 1
Página personal:  http://delta.cs.cinvestav.mx/~adiaz/

Tel:  +52 55 5747 3800 x 6562
Fax:   +52 55 5747 3757


Excelencia en Investigación

y Posgrado

Educación

· Dr. en Ingeniería Eléctrica, CINVESTAV-IPN, México 1998.
· M.C. en Ingeniería Eléctrica, CINVESTAV-IPN, México 1988.
· Ing. en Ciencias de la Computación, BUAP, México 1987.

Áreas de investigación

Sus áreas actuales de interés son implementación de algoritmos sobre 
FPGAs, descripción de nivel de hardware de algoritmos de programación dinámica, síntesis de alto nivel de sistemas digitales y ecuaciones de recurrencia para programación paralela.

Palabras Clave:   FPGAs, programación paralela, sistemas digitales.

Publicaciones Selectas

1. F. Rodriguezs-Henriquez, N.A. Saqib, and A. Diaz-Perez, 4.2 Gbit/s single-chip FPGA implementation of AES algorithm, Electronics Letters, Vol.39, No. 15, pp. 1115-1116, July 24, 2003.

2.  F. Rodríguez-Henríquez, N. A. Saqib, A. Díaz-Pérez, A Fast Parallel Implementation of Elliptic Curve Point Multiplication over GF(2m), Elsevier Journal of Microprocessor and Microsystems, 28 (2004) 329­339.

3.  N. A. Saqib, F. Rodríguez-Henríquez, A. Díaz-Pérez, A Reconfigurable Processor for High Speed Point Multiplication in Elliptic Curves, International Journal of Embedded Systems, Vol. 1, No.3/4 pp. 237 - 249.

 
4. Francisco Rodríguez-Henríquez, N.A. Saqib, Arturo Díaz Pérez, and Cetin Kaya Koc, Cryptographic Algorithms on Reconfigurable Hardware, Springer, First Edition, November 2006, 362 pages, ISBN:0387338837. 

5. J. Ojeda-Castañeda, E. Tepichín and A. Díaz. Arbitrarily high focal depth with a quasi-optimum real and positive transmittance apodizer, Applied Optics, vol. 28, No. 13, Juy 1989. pp. 2666 - 2670.