Dr. Cuauhtémoc Mancillas López

     
Cuauhtémoc Mancillas López
Profesor Investigador Cinvestav 2-B
Departamento de Computación
CINVESTAV-IPN
Av. IPN No. 2508 Col. San Pedro Zacatenco
Mexico, D.F. 07360. MEXICO
Nivel en el Sistema Nacional de Investigadores: 1
Página personal:  
Email:   cuauhtemoc   cs.cinvestav.mx  

Tel:  +52 55 5747 3800 x 4240
Fax:   +52 55 5747 3757


Excelencia en Investigación

y Posgrado


Educación

· Doctor en Ciencias            de la Computación, CINVESTAV-IPN, 2013.

·  M.en C en Ingeniería Eléctrica, CINVESTAV-IPN, 2007.

·  Ing. en Comunicaciones y Electrónica, ESIME-IPN, Unidad Zacatenco, 2004.


Áreas de investigación

Sus áreas de investigación actuales son criptografía y hardware reconfigurable. En criptografía el Dr. Mancillas está interesado en el diseño de esquemas de llave simétrica y seguridad demostrable. En hardware reconfigurable sus intereses se centran en la implementación de algoritmos criptográficos diversos, para diferentes aplicaciones y restricciones (área, velocidad, consumo de energía, etc). También trabaja en la realización de ataques por canales laterales, así como en la búsqueda de protecciones contra ellos.


Palabras Clave:  criptografía simétrica, modos de operación, cifradores por bloque, implementaciones en hardware reconfigurable, FPGA.

Publicaciones Selectas

1. Alberto F. Martínez-Herrera, Cuauhtemoc Mancillas-López, J. Carlos Mex-Perera: GCM implementations of Camellia-128 and SMS4 by optimizing the polynomial multiplier. Microprocessors and Microsystems - Embedded Hardware Design 45: 129-140 (2016).
 
2. Lilian Bossuet, Nilanjan Datta, Cuauhtemoc Mancillas-López, Mridul Nandi: ELmD: A Pipelineable Authenticated Encryption and Its Hardware Implementation. IEEE Trans. Computers 65(11): 3318-3331 (2016).
 
3. Debrup Chakraborty, Cuauhtemoc Mancillas-López, Palash Sarkar: STES: A Stream Cipher Based Low Cost Scheme for Securing Stored Data. IEEE Trans. Computers 64(9): 2691-2707 (2015).
 
4. Debrup Chakraborty, Cuauhtemoc Mancillas-López, Francisco Rodríguez-Henríquez, Palash Sarkar: Efficient Hardware Implementations of BRW Polynomials and Tweakable Enciphering Schemes. IEEE Trans. Computers 62(2): 279-294 (2013).
 
5. Cuauhtemoc Mancillas-López, Debrup Chakraborty, Francisco Rodríguez-Henríquez: Reconfigurable Hardware Implementations of Tweakable Enciphering Schemes. IEEE Trans. Computers 59(11): 1547-1561 (2010)